| Paul Mundt | c2a560f | 2006-10-19 17:31:22 +0900 | [diff] [blame] | 1 | #ifndef __ASM_SH_RENESAS_R7780RP_H | 
|  | 2 | #define __ASM_SH_RENESAS_R7780RP_H | 
|  | 3 |  | 
| Paul Mundt | c2a560f | 2006-10-19 17:31:22 +0900 | [diff] [blame] | 4 | /* Box specific addresses.  */ | 
|  | 5 | #if defined(CONFIG_SH_R7780MP) | 
|  | 6 | #define PA_BCR          0xa4000000      /* FPGA */ | 
| Paul Mundt | 32351a2 | 2007-03-12 14:38:59 +0900 | [diff] [blame] | 7 | #define PA_SDPOW	(-1) | 
|  | 8 |  | 
| Paul Mundt | c2a560f | 2006-10-19 17:31:22 +0900 | [diff] [blame] | 9 | #define PA_IRLMSK       (PA_BCR+0x0000) /* Interrupt Mask control */ | 
|  | 10 | #define PA_IRLMON       (PA_BCR+0x0002) /* Interrupt Status control */ | 
|  | 11 | #define PA_IRLPRI1      (PA_BCR+0x0004) /* Interrupt Priorty 1 */ | 
|  | 12 | #define PA_IRLPRI2      (PA_BCR+0x0006) /* Interrupt Priorty 2 */ | 
|  | 13 | #define PA_IRLPRI3      (PA_BCR+0x0008) /* Interrupt Priorty 3 */ | 
|  | 14 | #define PA_IRLPRI4      (PA_BCR+0x000a) /* Interrupt Priorty 4 */ | 
|  | 15 | #define PA_RSTCTL       (PA_BCR+0x000c) /* Reset Control */ | 
|  | 16 | #define PA_PCIBD        (PA_BCR+0x000e) /* PCI Board detect control */ | 
|  | 17 | #define PA_PCICD        (PA_BCR+0x0010) /* PCI Conector detect control */ | 
|  | 18 | #define PA_EXTGIO       (PA_BCR+0x0016) /* Extension GPIO Control */ | 
|  | 19 | #define PA_IVDRMON      (PA_BCR+0x0018) /* iVDR Moniter control */ | 
|  | 20 | #define PA_IVDRCTL      (PA_BCR+0x001a) /* iVDR control */ | 
|  | 21 | #define PA_OBLED        (PA_BCR+0x001c) /* On Board LED control */ | 
|  | 22 | #define PA_OBSW         (PA_BCR+0x001e) /* On Board Switch control */ | 
|  | 23 | #define PA_AUDIOSEL     (PA_BCR+0x0020) /* Sound Interface Select control */ | 
|  | 24 | #define PA_EXTPLR       (PA_BCR+0x001e) /* Extention Pin Polarity control */ | 
|  | 25 | #define PA_TPCTL        (PA_BCR+0x0100) /* Touch Panel Access control */ | 
|  | 26 | #define PA_TPDCKCTL     (PA_BCR+0x0102) /* Touch Panel Access data control */ | 
|  | 27 | #define PA_TPCTLCLR     (PA_BCR+0x0104) /* Touch Panel Access control */ | 
|  | 28 | #define PA_TPXPOS       (PA_BCR+0x0106) /* Touch Panel X position control */ | 
|  | 29 | #define PA_TPYPOS       (PA_BCR+0x0108) /* Touch Panel Y position control */ | 
|  | 30 | #define PA_DBSW         (PA_BCR+0x0200) /* Debug Board Switch control */ | 
|  | 31 | #define PA_CFCTL        (PA_BCR+0x0300) /* CF Timing control */ | 
|  | 32 | #define PA_CFPOW        (PA_BCR+0x0302) /* CF Power control */ | 
|  | 33 | #define PA_CFCDINTCLR   (PA_BCR+0x0304) /* CF Insert Interrupt clear */ | 
|  | 34 | #define PA_SCSMR0       (PA_BCR+0x0400) /* SCIF0 Serial mode control */ | 
|  | 35 | #define PA_SCBRR0       (PA_BCR+0x0404) /* SCIF0 Bit rate control */ | 
|  | 36 | #define PA_SCSCR0       (PA_BCR+0x0408) /* SCIF0 Serial control */ | 
|  | 37 | #define PA_SCFTDR0      (PA_BCR+0x040c) /* SCIF0 Send FIFO control */ | 
|  | 38 | #define PA_SCFSR0       (PA_BCR+0x0410) /* SCIF0 Serial status control */ | 
|  | 39 | #define PA_SCFRDR0      (PA_BCR+0x0414) /* SCIF0 Receive FIFO control */ | 
|  | 40 | #define PA_SCFCR0       (PA_BCR+0x0418) /* SCIF0 FIFO control */ | 
|  | 41 | #define PA_SCTFDR0      (PA_BCR+0x041c) /* SCIF0 Send FIFO data control */ | 
|  | 42 | #define PA_SCRFDR0      (PA_BCR+0x0420) /* SCIF0 Receive FIFO data control */ | 
|  | 43 | #define PA_SCSPTR0      (PA_BCR+0x0424) /* SCIF0 Serial Port control */ | 
|  | 44 | #define PA_SCLSR0       (PA_BCR+0x0428) /* SCIF0 Line Status control */ | 
|  | 45 | #define PA_SCRER0       (PA_BCR+0x042c) /* SCIF0 Serial Error control */ | 
|  | 46 | #define PA_SCSMR1       (PA_BCR+0x0500) /* SCIF1 Serial mode control */ | 
|  | 47 | #define PA_SCBRR1       (PA_BCR+0x0504) /* SCIF1 Bit rate control */ | 
|  | 48 | #define PA_SCSCR1       (PA_BCR+0x0508) /* SCIF1 Serial control */ | 
|  | 49 | #define PA_SCFTDR1      (PA_BCR+0x050c) /* SCIF1 Send FIFO control */ | 
|  | 50 | #define PA_SCFSR1       (PA_BCR+0x0510) /* SCIF1 Serial status control */ | 
|  | 51 | #define PA_SCFRDR1      (PA_BCR+0x0514) /* SCIF1 Receive FIFO control */ | 
|  | 52 | #define PA_SCFCR1       (PA_BCR+0x0518) /* SCIF1 FIFO control */ | 
|  | 53 | #define PA_SCTFDR1      (PA_BCR+0x051c) /* SCIF1 Send FIFO data control */ | 
|  | 54 | #define PA_SCRFDR1      (PA_BCR+0x0520) /* SCIF1 Receive FIFO data control */ | 
|  | 55 | #define PA_SCSPTR1      (PA_BCR+0x0524) /* SCIF1 Serial Port control */ | 
|  | 56 | #define PA_SCLSR1       (PA_BCR+0x0528) /* SCIF1 Line Status control */ | 
|  | 57 | #define PA_SCRER1       (PA_BCR+0x052c) /* SCIF1 Serial Error control */ | 
|  | 58 | #define PA_ICCR         (PA_BCR+0x0600) /* Serial control */ | 
|  | 59 | #define PA_SAR          (PA_BCR+0x0602) /* Serial Slave control */ | 
|  | 60 | #define PA_MDR          (PA_BCR+0x0604) /* Serial Mode control */ | 
|  | 61 | #define PA_ADR1         (PA_BCR+0x0606) /* Serial Address1 control */ | 
|  | 62 | #define PA_DAR1         (PA_BCR+0x0646) /* Serial Data1 control */ | 
|  | 63 | #define PA_VERREG       (PA_BCR+0x0700) /* FPGA Version Register */ | 
|  | 64 | #define PA_POFF         (PA_BCR+0x0800) /* System Power Off control */ | 
|  | 65 | #define PA_PMR          (PA_BCR+0x0900) /*  */ | 
|  | 66 |  | 
| Paul Mundt | c2a560f | 2006-10-19 17:31:22 +0900 | [diff] [blame] | 67 | #define IRLCNTR1        (PA_BCR + 0)    /* Interrupt Control Register1 */ | 
| Ryusuke Sakato | 39374aa | 2007-05-07 10:48:56 +0900 | [diff] [blame] | 68 | #define IVDR_CK_ON	8		/* iVDR Clock ON */ | 
|  | 69 |  | 
| Paul Mundt | 32351a2 | 2007-03-12 14:38:59 +0900 | [diff] [blame] | 70 | #elif defined(CONFIG_SH_R7780RP) | 
| Paul Mundt | 6b817c0 | 2007-05-01 09:40:23 +0900 | [diff] [blame] | 71 | #define PA_POFF		(-1) | 
| Paul Mundt | c2a560f | 2006-10-19 17:31:22 +0900 | [diff] [blame] | 72 |  | 
|  | 73 | #define PA_BCR		0xa5000000	/* FPGA */ | 
|  | 74 | #define	PA_IRLMSK	(PA_BCR+0x0000)	/* Interrupt Mask control */ | 
|  | 75 | #define PA_IRLMON	(PA_BCR+0x0002)	/* Interrupt Status control */ | 
|  | 76 | #define	PA_SDPOW	(PA_BCR+0x0004)	/* SD Power control */ | 
|  | 77 | #define	PA_RSTCTL	(PA_BCR+0x0006)	/* Device Reset control */ | 
|  | 78 | #define	PA_PCIBD	(PA_BCR+0x0008)	/* PCI Board detect control */ | 
|  | 79 | #define	PA_PCICD	(PA_BCR+0x000a)	/* PCI Conector detect control */ | 
|  | 80 | #define	PA_ZIGIO1	(PA_BCR+0x000c)	/* Zigbee IO control 1 */ | 
|  | 81 | #define	PA_ZIGIO2	(PA_BCR+0x000e)	/* Zigbee IO control 2 */ | 
|  | 82 | #define	PA_ZIGIO3	(PA_BCR+0x0010)	/* Zigbee IO control 3 */ | 
|  | 83 | #define	PA_ZIGIO4	(PA_BCR+0x0012)	/* Zigbee IO control 4 */ | 
|  | 84 | #define	PA_IVDRMON	(PA_BCR+0x0014)	/* iVDR Moniter control */ | 
|  | 85 | #define	PA_IVDRCTL	(PA_BCR+0x0016)	/* iVDR control */ | 
|  | 86 | #define PA_OBLED	(PA_BCR+0x0018)	/* On Board LED control */ | 
|  | 87 | #define PA_OBSW		(PA_BCR+0x001a)	/* On Board Switch control */ | 
|  | 88 | #define PA_AUDIOSEL	(PA_BCR+0x001c)	/* Sound Interface Select control */ | 
|  | 89 | #define PA_EXTPLR	(PA_BCR+0x001e)	/* Extention Pin Polarity control */ | 
|  | 90 | #define PA_TPCTL	(PA_BCR+0x0100)	/* Touch Panel Access control */ | 
|  | 91 | #define PA_TPDCKCTL	(PA_BCR+0x0102)	/* Touch Panel Access data control */ | 
|  | 92 | #define PA_TPCTLCLR	(PA_BCR+0x0104)	/* Touch Panel Access control */ | 
|  | 93 | #define PA_TPXPOS	(PA_BCR+0x0106)	/* Touch Panel X position control */ | 
|  | 94 | #define PA_TPYPOS	(PA_BCR+0x0108)	/* Touch Panel Y position control */ | 
|  | 95 | #define PA_DBDET	(PA_BCR+0x0200)	/* Debug Board detect control */ | 
|  | 96 | #define PA_DBDISPCTL	(PA_BCR+0x0202)	/* Debug Board Dot timing control */ | 
|  | 97 | #define PA_DBSW		(PA_BCR+0x0204)	/* Debug Board Switch control */ | 
|  | 98 | #define PA_CFCTL	(PA_BCR+0x0300)	/* CF Timing control */ | 
|  | 99 | #define PA_CFPOW	(PA_BCR+0x0302)	/* CF Power control */ | 
|  | 100 | #define PA_CFCDINTCLR	(PA_BCR+0x0304)	/* CF Insert Interrupt clear */ | 
|  | 101 | #define PA_SCSMR	(PA_BCR+0x0400)	/* SCIF Serial mode control */ | 
|  | 102 | #define PA_SCBRR	(PA_BCR+0x0402)	/* SCIF Bit rate control */ | 
|  | 103 | #define PA_SCSCR	(PA_BCR+0x0404)	/* SCIF Serial control */ | 
|  | 104 | #define PA_SCFDTR	(PA_BCR+0x0406)	/* SCIF Send FIFO control */ | 
|  | 105 | #define PA_SCFSR	(PA_BCR+0x0408)	/* SCIF Serial status control */ | 
|  | 106 | #define PA_SCFRDR	(PA_BCR+0x040a)	/* SCIF Receive FIFO control */ | 
|  | 107 | #define PA_SCFCR	(PA_BCR+0x040c)	/* SCIF FIFO control */ | 
|  | 108 | #define PA_SCFDR	(PA_BCR+0x040e)	/* SCIF FIFO data control */ | 
|  | 109 | #define PA_SCLSR	(PA_BCR+0x0412)	/* SCIF Line Status control */ | 
|  | 110 | #define PA_ICCR		(PA_BCR+0x0500)	/* Serial control */ | 
|  | 111 | #define PA_SAR		(PA_BCR+0x0502)	/* Serial Slave control */ | 
|  | 112 | #define PA_MDR		(PA_BCR+0x0504)	/* Serial Mode control */ | 
|  | 113 | #define PA_ADR1		(PA_BCR+0x0506)	/* Serial Address1 control */ | 
|  | 114 | #define PA_DAR1		(PA_BCR+0x0546)	/* Serial Data1 control */ | 
|  | 115 | #define PA_VERREG	(PA_BCR+0x0600)	/* FPGA Version Register */ | 
|  | 116 |  | 
|  | 117 | #define PA_AX88796L	0xa5800400	/* AX88796L Area */ | 
|  | 118 | #define PA_SC1602BSLB	0xa6000000	/* SC1602BSLB Area */ | 
|  | 119 | #define PA_IDE_OFFSET	0x1f0		/* CF IDE Offset */ | 
|  | 120 | #define AX88796L_IO_BASE	0x1000	/* AX88796L IO Base Address */ | 
|  | 121 |  | 
|  | 122 | #define IRLCNTR1	(PA_BCR + 0)	/* Interrupt Control Register1 */ | 
|  | 123 |  | 
|  | 124 | #define IRQ_PCISLOT1	0		/* PCI Slot #1 IRQ */ | 
|  | 125 | #define IRQ_PCISLOT2	1		/* PCI Slot #2 IRQ */ | 
|  | 126 | #define IRQ_PCISLOT3	2		/* PCI Slot #3 IRQ */ | 
|  | 127 | #define IRQ_PCISLOT4	3		/* PCI Slot #4 IRQ */ | 
| Paul Mundt | c2a560f | 2006-10-19 17:31:22 +0900 | [diff] [blame] | 128 | #define IRQ_CFINST	5		/* CF Card Insert IRQ */ | 
|  | 129 | #define IRQ_M66596	6		/* M66596 IRQ */ | 
|  | 130 | #define IRQ_SDCARD	7		/* SD Card IRQ */ | 
|  | 131 | #define IRQ_TUCHPANEL	8		/* Touch Panel IRQ */ | 
|  | 132 | #define IRQ_SCI		9		/* SCI IRQ */ | 
|  | 133 | #define IRQ_2SERIAL	10		/* Serial IRQ */ | 
|  | 134 | #define	IRQ_EXTENTION	11		/* EXTn IRQ */ | 
|  | 135 | #define IRQ_ONETH	12		/* On board Ethernet IRQ */ | 
|  | 136 | #define IRQ_PSW		13		/* Push Switch IRQ */ | 
|  | 137 | #define IRQ_ZIGBEE	14		/* Ziggbee IO IRQ */ | 
|  | 138 |  | 
| Ryusuke Sakato | 39374aa | 2007-05-07 10:48:56 +0900 | [diff] [blame] | 139 | #define IVDR_CK_ON	8		/* iVDR Clock ON */ | 
|  | 140 |  | 
| Paul Mundt | 32351a2 | 2007-03-12 14:38:59 +0900 | [diff] [blame] | 141 | #elif defined(CONFIG_SH_R7785RP) | 
|  | 142 | #define PA_BCR		0xa4000000	/* FPGA */ | 
|  | 143 | #define PA_SDPOW	(-1) | 
|  | 144 |  | 
|  | 145 | #define	PA_PCISCR	(PA_BCR+0x0000) | 
|  | 146 | #define PA_IRLPRA	(PA_BCR+0x0002) | 
|  | 147 | #define	PA_IRLPRB	(PA_BCR+0x0004) | 
|  | 148 | #define	PA_IRLPRC	(PA_BCR+0x0006) | 
|  | 149 | #define	PA_IRLPRD	(PA_BCR+0x0008) | 
|  | 150 | #define IRLCNTR1	(PA_BCR+0x0010) | 
|  | 151 | #define	PA_IRLPRE	(PA_BCR+0x000a) | 
|  | 152 | #define	PA_IRLPRF	(PA_BCR+0x000c) | 
|  | 153 | #define	PA_EXIRLCR	(PA_BCR+0x000e) | 
|  | 154 | #define	PA_IRLMCR1	(PA_BCR+0x0010) | 
|  | 155 | #define	PA_IRLMCR2	(PA_BCR+0x0012) | 
|  | 156 | #define	PA_IRLSSR1	(PA_BCR+0x0014) | 
|  | 157 | #define	PA_IRLSSR2	(PA_BCR+0x0016) | 
|  | 158 | #define PA_CFTCR	(PA_BCR+0x0100) | 
|  | 159 | #define PA_CFPCR	(PA_BCR+0x0102) | 
|  | 160 | #define PA_PCICR	(PA_BCR+0x0110) | 
|  | 161 | #define PA_IVDRCTL	(PA_BCR+0x0112) | 
|  | 162 | #define PA_IVDRSR	(PA_BCR+0x0114) | 
|  | 163 | #define PA_PDRSTCR	(PA_BCR+0x0116) | 
|  | 164 | #define PA_POFF		(PA_BCR+0x0120) | 
|  | 165 | #define PA_LCDCR	(PA_BCR+0x0130) | 
|  | 166 | #define PA_TPCR		(PA_BCR+0x0140) | 
|  | 167 | #define PA_TPCKCR	(PA_BCR+0x0142) | 
|  | 168 | #define PA_TPRSTR	(PA_BCR+0x0144) | 
|  | 169 | #define PA_TPXPDR	(PA_BCR+0x0146) | 
|  | 170 | #define PA_TPYPDR	(PA_BCR+0x0148) | 
|  | 171 | #define PA_GPIOPFR	(PA_BCR+0x0150) | 
|  | 172 | #define PA_GPIODR	(PA_BCR+0x0152) | 
|  | 173 | #define PA_OBLED	(PA_BCR+0x0154) | 
|  | 174 | #define PA_SWSR		(PA_BCR+0x0156) | 
|  | 175 | #define PA_VERREG	(PA_BCR+0x0158) | 
|  | 176 | #define PA_SMCR		(PA_BCR+0x0200) | 
|  | 177 | #define PA_SMSMADR	(PA_BCR+0x0202) | 
|  | 178 | #define PA_SMMR		(PA_BCR+0x0204) | 
|  | 179 | #define PA_SMSADR1	(PA_BCR+0x0206) | 
|  | 180 | #define PA_SMSADR32	(PA_BCR+0x0244) | 
|  | 181 | #define PA_SMTRDR1	(PA_BCR+0x0246) | 
|  | 182 | #define PA_SMTRDR16	(PA_BCR+0x0264) | 
|  | 183 | #define PA_CU3MDR	(PA_BCR+0x0300) | 
|  | 184 | #define PA_CU5MDR	(PA_BCR+0x0302) | 
|  | 185 | #define PA_MMSR		(PA_BCR+0x0400) | 
| Ryusuke Sakato | 39374aa | 2007-05-07 10:48:56 +0900 | [diff] [blame] | 186 |  | 
|  | 187 | #define IVDR_CK_ON	4		/* iVDR Clock ON */ | 
| Paul Mundt | 32351a2 | 2007-03-12 14:38:59 +0900 | [diff] [blame] | 188 | #endif | 
|  | 189 |  | 
| Magnus Damm | 897cfcd8 | 2007-09-10 12:06:03 +0900 | [diff] [blame] | 190 | #define HL_FPGA_IRQ_BASE	200 | 
|  | 191 | #define HL_NR_IRL		15 | 
|  | 192 |  | 
|  | 193 | #define IRQ_AX88796		(HL_FPGA_IRQ_BASE + 0) | 
|  | 194 | #define IRQ_CF			(HL_FPGA_IRQ_BASE + 1) | 
|  | 195 | #ifndef IRQ_PSW | 
|  | 196 | #define IRQ_PSW			(HL_FPGA_IRQ_BASE + 2) | 
|  | 197 | #endif | 
|  | 198 | #define IRQ_EXT1		(HL_FPGA_IRQ_BASE + 3) | 
|  | 199 | #define IRQ_EXT4		(HL_FPGA_IRQ_BASE + 4) | 
|  | 200 |  | 
| Paul Mundt | 32351a2 | 2007-03-12 14:38:59 +0900 | [diff] [blame] | 201 | void make_r7780rp_irq(unsigned int irq); | 
| Magnus Damm | 897cfcd8 | 2007-09-10 12:06:03 +0900 | [diff] [blame] | 202 |  | 
|  | 203 | unsigned char *highlander_init_irq_r7780mp(void); | 
|  | 204 | unsigned char *highlander_init_irq_r7780rp(void); | 
|  | 205 | unsigned char *highlander_init_irq_r7785rp(void); | 
| Paul Mundt | c2a560f | 2006-10-19 17:31:22 +0900 | [diff] [blame] | 206 |  | 
|  | 207 | #define __IO_PREFIX	r7780rp | 
|  | 208 | #include <asm/io_generic.h> | 
|  | 209 |  | 
|  | 210 | #endif  /* __ASM_SH_RENESAS_R7780RP */ |