blob: a363c648b97bcf60b048b0d97d8f831deda056e8 [file] [log] [blame]
Linus Torvalds1da177e2005-04-16 15:20:36 -07001/****************************************************************************/
2
3/*
4 * m528xsim.h -- ColdFire 5280/5282 System Integration Module support.
5 *
6 * (C) Copyright 2003, Greg Ungerer (gerg@snapgear.com)
7 */
8
9/****************************************************************************/
10#ifndef m528xsim_h
11#define m528xsim_h
12/****************************************************************************/
13
Greg Ungerer733f31b2010-11-02 17:40:37 +100014#define CPU_NAME "COLDFIRE(m528x)"
15#define CPU_INSTR_PER_JIFFY 3
Greg Ungererce3de782011-03-09 14:19:08 +100016#define MCF_BUSCLK MCF_CLK
Linus Torvalds1da177e2005-04-16 15:20:36 -070017
Greg Ungerera12cf0a2010-11-09 10:12:29 +100018#include <asm/m52xxacr.h>
19
Linus Torvalds1da177e2005-04-16 15:20:36 -070020/*
21 * Define the 5280/5282 SIM register set addresses.
22 */
Greg Ungerer254eef72011-03-05 22:17:17 +100023#define MCFICM_INTC0 (MCF_IPSBAR + 0x0c00) /* Base for Interrupt Ctrl 0 */
24#define MCFICM_INTC1 (MCF_IPSBAR + 0x0d00) /* Base for Interrupt Ctrl 0 */
25
Linus Torvalds1da177e2005-04-16 15:20:36 -070026#define MCFINTC_IPRH 0x00 /* Interrupt pending 32-63 */
27#define MCFINTC_IPRL 0x04 /* Interrupt pending 1-31 */
28#define MCFINTC_IMRH 0x08 /* Interrupt mask 32-63 */
29#define MCFINTC_IMRL 0x0c /* Interrupt mask 1-31 */
30#define MCFINTC_INTFRCH 0x10 /* Interrupt force 32-63 */
31#define MCFINTC_INTFRCL 0x14 /* Interrupt force 1-31 */
32#define MCFINTC_IRLR 0x18 /* */
33#define MCFINTC_IACKL 0x19 /* */
34#define MCFINTC_ICR0 0x40 /* Base ICR register */
35
36#define MCFINT_VECBASE 64 /* Vector base number */
37#define MCFINT_UART0 13 /* Interrupt number for UART0 */
Greg Ungererf8bb5322011-12-24 00:39:04 +100038#define MCFINT_UART1 14 /* Interrupt number for UART1 */
39#define MCFINT_UART2 15 /* Interrupt number for UART2 */
Steven King91d60412010-01-22 12:43:03 -080040#define MCFINT_QSPI 18 /* Interrupt number for QSPI */
Greg Ungerer4f8f9fb2011-12-24 10:20:02 +100041#define MCFINT_FECRX0 23 /* Interrupt number for FEC */
42#define MCFINT_FECTX0 27 /* Interrupt number for FEC */
43#define MCFINT_FECENTC0 29 /* Interrupt number for FEC */
Linus Torvalds1da177e2005-04-16 15:20:36 -070044#define MCFINT_PIT1 55 /* Interrupt number for PIT1 */
45
Greg Ungererf8bb5322011-12-24 00:39:04 +100046#define MCF_IRQ_UART0 (MCFINT_VECBASE + MCFINT_UART0)
47#define MCF_IRQ_UART1 (MCFINT_VECBASE + MCFINT_UART1)
48#define MCF_IRQ_UART2 (MCFINT_VECBASE + MCFINT_UART2)
49
Greg Ungerer4f8f9fb2011-12-24 10:20:02 +100050#define MCF_IRQ_FECRX0 (MCFINT_VECBASE + MCFINT_FECRX0)
51#define MCF_IRQ_FECTX0 (MCFINT_VECBASE + MCFINT_FECTX0)
52#define MCF_IRQ_FECENTC0 (MCFINT_VECBASE + MCFINT_FECENTC0)
53
Linus Torvalds1da177e2005-04-16 15:20:36 -070054/*
55 * SDRAM configuration registers.
56 */
Greg Ungerer6a92e192011-03-06 23:01:46 +100057#define MCFSIM_DCR (MCF_IPSBAR + 0x00000044) /* Control */
58#define MCFSIM_DACR0 (MCF_IPSBAR + 0x00000048) /* Base address 0 */
59#define MCFSIM_DMR0 (MCF_IPSBAR + 0x0000004c) /* Address mask 0 */
60#define MCFSIM_DACR1 (MCF_IPSBAR + 0x00000050) /* Base address 1 */
61#define MCFSIM_DMR1 (MCF_IPSBAR + 0x00000054) /* Address mask 1 */
Linus Torvalds1da177e2005-04-16 15:20:36 -070062
Greg Ungerer7ce4d422005-09-12 11:18:10 +100063/*
Greg Ungererbabc08b2011-03-06 00:54:36 +100064 * DMA unit base addresses.
65 */
66#define MCFDMA_BASE0 (MCF_IPSBAR + 0x00000100)
67#define MCFDMA_BASE1 (MCF_IPSBAR + 0x00000140)
68#define MCFDMA_BASE2 (MCF_IPSBAR + 0x00000180)
69#define MCFDMA_BASE3 (MCF_IPSBAR + 0x000001C0)
70
71/*
Greg Ungerer57015422010-11-03 12:50:30 +100072 * UART module.
73 */
Greg Ungererf8bb5322011-12-24 00:39:04 +100074#define MCFUART_BASE0 (MCF_IPSBAR + 0x00000200)
75#define MCFUART_BASE1 (MCF_IPSBAR + 0x00000240)
76#define MCFUART_BASE2 (MCF_IPSBAR + 0x00000280)
Greg Ungerera0ba4332011-03-06 00:20:01 +100077
78/*
79 * FEC ethernet module.
80 */
Greg Ungerer4f8f9fb2011-12-24 10:20:02 +100081#define MCFFEC_BASE0 (MCF_IPSBAR + 0x00001000)
82#define MCFFEC_SIZE0 0x800
Greg Ungerer57015422010-11-03 12:50:30 +100083
84/*
sfking@fdwdc.com6da6e632009-06-19 18:11:08 -070085 * GPIO registers
86 */
87#define MCFGPIO_PORTA (MCF_IPSBAR + 0x00100000)
88#define MCFGPIO_PORTB (MCF_IPSBAR + 0x00100001)
89#define MCFGPIO_PORTC (MCF_IPSBAR + 0x00100002)
90#define MCFGPIO_PORTD (MCF_IPSBAR + 0x00100003)
91#define MCFGPIO_PORTE (MCF_IPSBAR + 0x00100004)
92#define MCFGPIO_PORTF (MCF_IPSBAR + 0x00100005)
93#define MCFGPIO_PORTG (MCF_IPSBAR + 0x00100006)
94#define MCFGPIO_PORTH (MCF_IPSBAR + 0x00100007)
95#define MCFGPIO_PORTJ (MCF_IPSBAR + 0x00100008)
96#define MCFGPIO_PORTDD (MCF_IPSBAR + 0x00100009)
97#define MCFGPIO_PORTEH (MCF_IPSBAR + 0x0010000A)
98#define MCFGPIO_PORTEL (MCF_IPSBAR + 0x0010000B)
99#define MCFGPIO_PORTAS (MCF_IPSBAR + 0x0010000C)
100#define MCFGPIO_PORTQS (MCF_IPSBAR + 0x0010000D)
101#define MCFGPIO_PORTSD (MCF_IPSBAR + 0x0010000E)
102#define MCFGPIO_PORTTC (MCF_IPSBAR + 0x0010000F)
103#define MCFGPIO_PORTTD (MCF_IPSBAR + 0x00100010)
104#define MCFGPIO_PORTUA (MCF_IPSBAR + 0x00100011)
105
106#define MCFGPIO_DDRA (MCF_IPSBAR + 0x00100014)
107#define MCFGPIO_DDRB (MCF_IPSBAR + 0x00100015)
108#define MCFGPIO_DDRC (MCF_IPSBAR + 0x00100016)
109#define MCFGPIO_DDRD (MCF_IPSBAR + 0x00100017)
110#define MCFGPIO_DDRE (MCF_IPSBAR + 0x00100018)
111#define MCFGPIO_DDRF (MCF_IPSBAR + 0x00100019)
112#define MCFGPIO_DDRG (MCF_IPSBAR + 0x0010001A)
113#define MCFGPIO_DDRH (MCF_IPSBAR + 0x0010001B)
114#define MCFGPIO_DDRJ (MCF_IPSBAR + 0x0010001C)
115#define MCFGPIO_DDRDD (MCF_IPSBAR + 0x0010001D)
116#define MCFGPIO_DDREH (MCF_IPSBAR + 0x0010001E)
117#define MCFGPIO_DDREL (MCF_IPSBAR + 0x0010001F)
118#define MCFGPIO_DDRAS (MCF_IPSBAR + 0x00100020)
119#define MCFGPIO_DDRQS (MCF_IPSBAR + 0x00100021)
120#define MCFGPIO_DDRSD (MCF_IPSBAR + 0x00100022)
121#define MCFGPIO_DDRTC (MCF_IPSBAR + 0x00100023)
122#define MCFGPIO_DDRTD (MCF_IPSBAR + 0x00100024)
123#define MCFGPIO_DDRUA (MCF_IPSBAR + 0x00100025)
124
125#define MCFGPIO_PORTAP (MCF_IPSBAR + 0x00100028)
126#define MCFGPIO_PORTBP (MCF_IPSBAR + 0x00100029)
127#define MCFGPIO_PORTCP (MCF_IPSBAR + 0x0010002A)
128#define MCFGPIO_PORTDP (MCF_IPSBAR + 0x0010002B)
129#define MCFGPIO_PORTEP (MCF_IPSBAR + 0x0010002C)
130#define MCFGPIO_PORTFP (MCF_IPSBAR + 0x0010002D)
131#define MCFGPIO_PORTGP (MCF_IPSBAR + 0x0010002E)
132#define MCFGPIO_PORTHP (MCF_IPSBAR + 0x0010002F)
133#define MCFGPIO_PORTJP (MCF_IPSBAR + 0x00100030)
134#define MCFGPIO_PORTDDP (MCF_IPSBAR + 0x00100031)
135#define MCFGPIO_PORTEHP (MCF_IPSBAR + 0x00100032)
136#define MCFGPIO_PORTELP (MCF_IPSBAR + 0x00100033)
137#define MCFGPIO_PORTASP (MCF_IPSBAR + 0x00100034)
138#define MCFGPIO_PORTQSP (MCF_IPSBAR + 0x00100035)
139#define MCFGPIO_PORTSDP (MCF_IPSBAR + 0x00100036)
140#define MCFGPIO_PORTTCP (MCF_IPSBAR + 0x00100037)
141#define MCFGPIO_PORTTDP (MCF_IPSBAR + 0x00100038)
142#define MCFGPIO_PORTUAP (MCF_IPSBAR + 0x00100039)
143
144#define MCFGPIO_SETA (MCF_IPSBAR + 0x00100028)
145#define MCFGPIO_SETB (MCF_IPSBAR + 0x00100029)
146#define MCFGPIO_SETC (MCF_IPSBAR + 0x0010002A)
147#define MCFGPIO_SETD (MCF_IPSBAR + 0x0010002B)
148#define MCFGPIO_SETE (MCF_IPSBAR + 0x0010002C)
149#define MCFGPIO_SETF (MCF_IPSBAR + 0x0010002D)
150#define MCFGPIO_SETG (MCF_IPSBAR + 0x0010002E)
151#define MCFGPIO_SETH (MCF_IPSBAR + 0x0010002F)
152#define MCFGPIO_SETJ (MCF_IPSBAR + 0x00100030)
153#define MCFGPIO_SETDD (MCF_IPSBAR + 0x00100031)
154#define MCFGPIO_SETEH (MCF_IPSBAR + 0x00100032)
155#define MCFGPIO_SETEL (MCF_IPSBAR + 0x00100033)
156#define MCFGPIO_SETAS (MCF_IPSBAR + 0x00100034)
157#define MCFGPIO_SETQS (MCF_IPSBAR + 0x00100035)
158#define MCFGPIO_SETSD (MCF_IPSBAR + 0x00100036)
159#define MCFGPIO_SETTC (MCF_IPSBAR + 0x00100037)
160#define MCFGPIO_SETTD (MCF_IPSBAR + 0x00100038)
161#define MCFGPIO_SETUA (MCF_IPSBAR + 0x00100039)
162
163#define MCFGPIO_CLRA (MCF_IPSBAR + 0x0010003C)
164#define MCFGPIO_CLRB (MCF_IPSBAR + 0x0010003D)
165#define MCFGPIO_CLRC (MCF_IPSBAR + 0x0010003E)
166#define MCFGPIO_CLRD (MCF_IPSBAR + 0x0010003F)
167#define MCFGPIO_CLRE (MCF_IPSBAR + 0x00100040)
168#define MCFGPIO_CLRF (MCF_IPSBAR + 0x00100041)
169#define MCFGPIO_CLRG (MCF_IPSBAR + 0x00100042)
170#define MCFGPIO_CLRH (MCF_IPSBAR + 0x00100043)
171#define MCFGPIO_CLRJ (MCF_IPSBAR + 0x00100044)
172#define MCFGPIO_CLRDD (MCF_IPSBAR + 0x00100045)
173#define MCFGPIO_CLREH (MCF_IPSBAR + 0x00100046)
174#define MCFGPIO_CLREL (MCF_IPSBAR + 0x00100047)
175#define MCFGPIO_CLRAS (MCF_IPSBAR + 0x00100048)
176#define MCFGPIO_CLRQS (MCF_IPSBAR + 0x00100049)
177#define MCFGPIO_CLRSD (MCF_IPSBAR + 0x0010004A)
178#define MCFGPIO_CLRTC (MCF_IPSBAR + 0x0010004B)
179#define MCFGPIO_CLRTD (MCF_IPSBAR + 0x0010004C)
180#define MCFGPIO_CLRUA (MCF_IPSBAR + 0x0010004D)
181
182#define MCFGPIO_PBCDPAR (MCF_IPSBAR + 0x00100050)
183#define MCFGPIO_PFPAR (MCF_IPSBAR + 0x00100051)
184#define MCFGPIO_PEPAR (MCF_IPSBAR + 0x00100052)
185#define MCFGPIO_PJPAR (MCF_IPSBAR + 0x00100054)
186#define MCFGPIO_PSDPAR (MCF_IPSBAR + 0x00100055)
187#define MCFGPIO_PASPAR (MCF_IPSBAR + 0x00100056)
188#define MCFGPIO_PEHLPAR (MCF_IPSBAR + 0x00100058)
189#define MCFGPIO_PQSPAR (MCF_IPSBAR + 0x00100059)
190#define MCFGPIO_PTCPAR (MCF_IPSBAR + 0x0010005A)
191#define MCFGPIO_PTDPAR (MCF_IPSBAR + 0x0010005B)
192#define MCFGPIO_PUAPAR (MCF_IPSBAR + 0x0010005C)
193
194/*
Greg Ungererf317c712011-03-05 23:32:35 +1000195 * PIT timer base addresses.
196 */
197#define MCFPIT_BASE1 (MCF_IPSBAR + 0x00150000)
198#define MCFPIT_BASE2 (MCF_IPSBAR + 0x00160000)
199#define MCFPIT_BASE3 (MCF_IPSBAR + 0x00170000)
200#define MCFPIT_BASE4 (MCF_IPSBAR + 0x00180000)
201
202/*
sfking@fdwdc.com6da6e632009-06-19 18:11:08 -0700203 * Edge Port registers
204 */
205#define MCFEPORT_EPPAR (MCF_IPSBAR + 0x00130000)
206#define MCFEPORT_EPDDR (MCF_IPSBAR + 0x00130002)
207#define MCFEPORT_EPIER (MCF_IPSBAR + 0x00130003)
208#define MCFEPORT_EPDR (MCF_IPSBAR + 0x00130004)
209#define MCFEPORT_EPPDR (MCF_IPSBAR + 0x00130005)
210#define MCFEPORT_EPFR (MCF_IPSBAR + 0x00130006)
211
212/*
213 * Queued ADC registers
214 */
215#define MCFQADC_PORTQA (MCF_IPSBAR + 0x00190006)
216#define MCFQADC_PORTQB (MCF_IPSBAR + 0x00190007)
217#define MCFQADC_DDRQA (MCF_IPSBAR + 0x00190008)
218#define MCFQADC_DDRQB (MCF_IPSBAR + 0x00190009)
219
220/*
221 * General Purpose Timers registers
222 */
223#define MCFGPTA_GPTPORT (MCF_IPSBAR + 0x001A001D)
224#define MCFGPTA_GPTDDR (MCF_IPSBAR + 0x001A001E)
225#define MCFGPTB_GPTPORT (MCF_IPSBAR + 0x001B001D)
226#define MCFGPTB_GPTDDR (MCF_IPSBAR + 0x001B001E)
227/*
228 *
229 * definitions for generic gpio support
230 *
231 */
232#define MCFGPIO_PODR MCFGPIO_PORTA /* port output data */
233#define MCFGPIO_PDDR MCFGPIO_DDRA /* port data direction */
234#define MCFGPIO_PPDR MCFGPIO_PORTAP /* port pin data */
235#define MCFGPIO_SETR MCFGPIO_SETA /* set output */
236#define MCFGPIO_CLRR MCFGPIO_CLRA /* clr output */
237
238#define MCFGPIO_IRQ_MAX 8
239#define MCFGPIO_IRQ_VECBASE MCFINT_VECBASE
240#define MCFGPIO_PIN_MAX 180
241
242
243/*
Greg Ungerer7ce4d422005-09-12 11:18:10 +1000244 * Derek Cheung - 6 Feb 2005
245 * add I2C and QSPI register definition using Freescale's MCF5282
246 */
247/* set Port AS pin for I2C or UART */
248#define MCF5282_GPIO_PASPAR (volatile u16 *) (MCF_IPSBAR + 0x00100056)
249
Greg Ungerer8bb25182007-03-07 11:28:13 +1000250/* Port UA Pin Assignment Register (8 Bit) */
251#define MCF5282_GPIO_PUAPAR 0x10005C
252
Greg Ungerer7ce4d422005-09-12 11:18:10 +1000253/* Interrupt Mask Register Register Low */
254#define MCF5282_INTC0_IMRL (volatile u32 *) (MCF_IPSBAR + 0x0C0C)
255/* Interrupt Control Register 7 */
256#define MCF5282_INTC0_ICR17 (volatile u8 *) (MCF_IPSBAR + 0x0C51)
257
258
Greg Ungererdd65b1d2009-04-30 23:15:56 +1000259/*
260 * Reset Control Unit (relative to IPSBAR).
261 */
262#define MCF_RCR 0x110000
263#define MCF_RSR 0x110001
264
265#define MCF_RCR_SWRESET 0x80 /* Software reset bit */
266#define MCF_RCR_FRCSTOUT 0x40 /* Force external reset */
Greg Ungerer7ce4d422005-09-12 11:18:10 +1000267
268/*********************************************************************
269*
270* Inter-IC (I2C) Module
271*
272*********************************************************************/
273/* Read/Write access macros for general use */
274#define MCF5282_I2C_I2ADR (volatile u8 *) (MCF_IPSBAR + 0x0300) // Address
275#define MCF5282_I2C_I2FDR (volatile u8 *) (MCF_IPSBAR + 0x0304) // Freq Divider
276#define MCF5282_I2C_I2CR (volatile u8 *) (MCF_IPSBAR + 0x0308) // Control
277#define MCF5282_I2C_I2SR (volatile u8 *) (MCF_IPSBAR + 0x030C) // Status
278#define MCF5282_I2C_I2DR (volatile u8 *) (MCF_IPSBAR + 0x0310) // Data I/O
279
280/* Bit level definitions and macros */
281#define MCF5282_I2C_I2ADR_ADDR(x) (((x)&0x7F)<<0x01)
282
283#define MCF5282_I2C_I2FDR_IC(x) (((x)&0x3F))
284
285#define MCF5282_I2C_I2CR_IEN (0x80) // I2C enable
286#define MCF5282_I2C_I2CR_IIEN (0x40) // interrupt enable
287#define MCF5282_I2C_I2CR_MSTA (0x20) // master/slave mode
288#define MCF5282_I2C_I2CR_MTX (0x10) // transmit/receive mode
289#define MCF5282_I2C_I2CR_TXAK (0x08) // transmit acknowledge enable
290#define MCF5282_I2C_I2CR_RSTA (0x04) // repeat start
291
292#define MCF5282_I2C_I2SR_ICF (0x80) // data transfer bit
293#define MCF5282_I2C_I2SR_IAAS (0x40) // I2C addressed as a slave
294#define MCF5282_I2C_I2SR_IBB (0x20) // I2C bus busy
295#define MCF5282_I2C_I2SR_IAL (0x10) // aribitration lost
296#define MCF5282_I2C_I2SR_SRW (0x04) // slave read/write
297#define MCF5282_I2C_I2SR_IIF (0x02) // I2C interrupt
298#define MCF5282_I2C_I2SR_RXAK (0x01) // received acknowledge
299
300
Linus Torvalds1da177e2005-04-16 15:20:36 -0700301#endif /* m528xsim_h */